DesignWare MIPI D-PHY降低成本及功耗

新思科技(Synopsys)近日宣布,最新的DesignWare MIPI D-PHY較其他解決方案能減少晶片面積和功耗達50%,同時提高每條傳輸通道(lane)的效能至2.5 Gbps ,不但能降低SoC矽晶成本,還能延長行動、消費性和車用裝置的電池續航力。此D-PHY解決方案符合行動產業處理器界面聯盟(MIPI Alliance)制定的MIPI D-PHY v1.2規格,與DesignWare MIPI DSI、CSI-2控制器和驗證IP(VIP)組成一套完整的解決方案,除了降低整合風險外,也能減少SoC晶片連結各種影像感測器和顯示器所耗費的時間。

影像處理器晶片設計公司Movidius公司資深副總裁暨營運長Sean Mitchell說道:「DesignWare MIPI D-PHY提供低功耗、高效能及可配置選項,對我們旗下Myriad 2視覺處理單元(Vision Processing Unit)來說是不可或缺的成功基石。新思科技的高品質MIPI IP解決方案支援業界最新規格和功能,能協助我們以較少的風險,快速將所需功能整合至SoC當中。」

行動產業處理器界面聯盟(MIPI Alliance)主席Joel Huloux表示,「過去十年來,新思科技積極參與MIPI聯盟的工作小組,致力於MIPI聯盟技術的開發與推廣。隨著最新DesignWare MIPI D-PHY的問世,新思科技可協助設計人員利用D-PHY v1.2規格中的高效能和低功耗功能,針對高階行動、消費性和車用影像感測器和顯示應用,快速進行SoC的佈署。」

是德科技(Keysight Technologies)副總裁暨總經理Jürgen Beck說道:「為了加速上市時程,負責高解析度產品的設計人員需仰賴可協助降低SoC與其他應用介面整合風險的IP。我們的檢測工具輔以新思科技最新的D-PHY IP,有助於整體MIPI生態系的發展。此外,我們也期待能與新思科技就未來MIPI的開發建立合作關係。」

新思科技DesignWare MIPI D-PHY 是在MIPI CSI-2和DSI主機及裝置應用上所使用的實體層(physical layer),可讓行動和嵌入式應用的SoC晶片與影像感測器及顯示器相互連結。同時,DesignWare MIPI D-PHY 是第一個符合MIPI聯盟D-PHY v1.2規格的D-PHY IP,可讓每條傳輸通道(lane)的運行速度達2.5 Gbps。針對高解析度的資料輸出,DesignWare MIPI D-PHY的四條傳輸通道加總起來可支援10 Gbsp的傳輸速度;而八條通道則可達20 Gbps。此外,, DesignWare MIPI D-PHY的可配置選項能讓設計人員減少針對多樣化應用所需的SoC設計數量,以加速上市時程。

新思科技IP及原型建造行銷副總裁John Koeter表示,「因應節奏快速、競爭激烈的行動市場,新思科技推出極小面積和超低功耗的D-PHY,協助設計人員設計出不同以往的SoC,以降低矽晶成本和延長電池續航力。新思高品質的IP組合,符合最新MIPI聯盟的標準,讓設計人員得以將最新功能整合至因應行動與消費性市場的SoC當中。」

最新的DesignWare MIPI D-PHY目前上市且用於16奈米FinFET製程,預計2015年初將推出28奈米製程的版本。

回到頂端