新思科技(Synopsys)近日在「MIPI聯盟技術發表及展示大會」(MIPI Alliance Open and Demo Day)上,發表適用於台積公司16奈米FinFET Plus (16FF+)製程的MIPI D-PHY IP解決方案,將大幅提升每條線道的效能至每秒2.5 G (2.5 Gbps)。
活動中介紹DesignWare D-PHY 接收(Rx)線道及DesignWare D-PHY 傳送(Tx)線道,並分別連結至是德科技(Keysight Technologies) 專為壓力眼測試(stressed eye testing)提供突發模式刺激(burst-mode stimulus)的測試設備以及可顯示傳送器效能的示波器,以進行操作示範。MIPI D-PHY於16FF+製程中的高速表現,協助設計工程師達到低功耗及高效能目標,同時也能確保其與最新的影像感測器及顯示器的相互連結性。新思科技通過矽晶驗證的D-PHY IP與MIPI D-PHY1.2版本不但規格相容,且相較於其他的類似解決方案,可減少晶片面積和功耗達50%。
是德科技副總裁兼總經理Jürgen Beck表示:「是德科技與和新思科技合作驗證DesignWare MIPI D-PHY IP的效能與相容性,協助設計人員降低整合IP至SoC晶片的風險。」「這項獨步業界的成果發表,彰顯兩家公司致力於研發高品質IP及測試解決方案,以滿足晶片設計所需的嚴苛要求,協助晶片設計工程師成功完成矽晶片設計。」
MIPI聯盟主席Joel Huloux表示:「新思科技在D-PHY規格開發上位居領導地位,不但擔任MIPI 聯盟D-PHY 群組主席,並與相關會員密切合作,積極投入推廣工作。』 「新思科技此次展示MIPI D-PHY v1.2版 IP 能在每秒2.5 G的速度下運作無虞,讓設計工程師更確信能將MIPI D-PHY整合至當前的SoC晶片設計中。」
新思科技IP暨軟體原型行銷副總John Koeter表示:「新思科技的這項發表,確保設計工程師可將MIPI D-PHY IP與SoC晶片整合,運用在先進的16FF+製程上,更能達到功耗和效能目標。」「新思科技的MIPI IP解決方案,已被廣泛應用在數百個設計中;這些成功紀錄,顯示設計工程師能在最低風險的情況下,將高品質的D-PHY解決方案整合至他們的SoC晶片設計。」
新思科技DesignWare MIPI D-PHY、CSI-2與DSI IP,目前已可在多樣的先進製程中使用。另外,相關介面的驗證IP,也已可供使用。