Cadence模擬加速系統 滿足先進SoC 設計需求

圖說:Cadence 全新 Palladium Z2 應用程式亮相,推出業界首發4態模擬和混合訊號建模  加速SoC驗證。

益華電腦 (Cadence)宣布針對其旗艦產品Palladium Z2企業硬體模擬加速系統,推出可大幅提升模擬加速功能的新應用程式組合。這些專為特定領域規劃的應用程式,將針對如人工智慧與機器學習 (AI/ML)、超大規模運算和行動裝置等高階應用市場,協助客戶管理日益複雜的系統設計、提升系統層級設計的準確度,並加速低功耗驗證。

隨著產業逐步挑戰設計複雜度的極限,客戶需要在容量、效能和偵錯效率等方面滿足上市時程的要求。為因應這些日益嚴峻的挑戰,Cadence 特別推出Palladium全新應用程式及功能更新,提供業界領先的效能和功能。新增強版的應用程式包括:

  • 4-態模擬應用程式:業界首發四態模擬功能,加速 X 傳播的模擬,例如進行多電源區塊、複雜 SoC 的低功耗驗證
  • 實數建模應用程式:業界首發實數模型模擬功能,可加速混合訊號設計的模擬
  • 動態功耗分析應用程式:新一代大規模平行架構,針對數十億邏輯閘的高複雜SoC進行百萬時脈週期的功耗分析,速度比之前版本提升5 倍


Cadence 硬體系統驗證研發部門暨全球副總裁 Dhiraj Goswami 表示:「為了滿足當今先進SoC 設計的要求,客戶需要具快速、可預測編譯及偵錯功能的高效能模擬解決方案。全新Palladium應用程式發布後,為產業立下了創舉,助力我們的客戶加速X 傳播和混合訊號的模擬。」NVIDIA硬體工程副總裁Narendra Konda表示:「NVIDIA 多年來一直使用 Cadence Palladium Emulation 來執行我們的早期軟體開發、硬體軟體驗證和偵錯工作。我們與 Cadence 緊密合作,為新的 Palladium 應用程式提供反饋,包括業界首款實數建模和 4 態模擬應用程式。使用新的應用程序,我們可以加速實數建模結構並將其集成為大型 GPU 的一部分,從而提高類比、數位和軟體行為的系統級準確性,並加快我們的產品上市時間。」

聯發科技副處長林千惠(Debra Lin)表示:「聯發科技的創新 SoC晶片跨行動裝置、智慧家庭和物聯網應用,為了滿足客戶在效能上日益增長的需求,設計複雜性不斷增加。借助Palladium 模擬系統的新一代動態功耗分析應用程序,我們先進 SoC 設計的功耗分析和報告生成速度,較之前的版本大幅提高了 5 倍。」

三星電子副總裁Seonil Brian Choi表示:「三星需要一流的模擬來開發我們最先進、最複雜的 SoC,我們多年來一直在使用 Cadence Palladium 模擬系統。借助新的 4 態模擬應用程序,我們可以加速複雜 SoC 設計的低功耗驗證,提高驗證精度和低功耗覆蓋範圍,同時提高整體驗證吞吐量。」

Palladium Z2 模擬系統為Cadence驗證套件的一部份,並支持Cadence的智慧系統策略 (Intelligent System Design),從而實現系統晶片設計的卓越性。

回到頂端